웨스턴디지털(스티브 밀리건 CEO, www.wdc.com/ko-kr)은 64단 3D 낸드(NAND) 기술인 BiCS3 기반의 X4(셀당 4비트) 플래시 메모리 아키텍처를 공개했다.
웨스턴디지털이 이번에 발표한 BiCS3 X4 기술은 X3(셀당 3비트) 아키텍처 기반 512Gb(기가비트) 칩 대비 50% 향상된 단일 칩 저장 용량을 제공한다. 개인, 고용량 스토리지를 요구하는 다양한 환경의 특색에 맞춰 SSD, 리무버블 메모리 등 여러 형태로 제품화 될 예정이다.
웨스턴디지털은 2D 낸드 분야에서 축적한 X4 기술 개발 및 상용화 경험과 더불어 개발, 생산, 판매에 이르는 전 과정을 체계적으로 관리하는 수직적 통합을 통해 이번 BiCS3 X4 기술을 개발했다. 수직적 통합에는 단일 스토리지 노드에 16가지의 데이터 레벨을 구현하는 정밀한 실리콘 웨이퍼 프로세싱 및 디바이스 엔지니어링, 전반적인 플래시 관리를 위한 시스템 전문 기술 등이 포함된다.
김원영 기자 goora@noteforum.co.kr
[디지털 모바일 IT 전문 정보 - 노트포럼]
Copyrights ⓒ 노트포럼, 무단전재 및 재배포 금지